Please use this identifier to cite or link to this item:
https://olympias.lib.uoi.gr/jspui/handle/123456789/38051
Full metadata record
DC Field | Value | Language |
---|---|---|
dc.contributor.author | Κοσκίνας, Ευάγγελος | el |
dc.date.accessioned | 2024-06-25T08:46:16Z | - |
dc.date.available | 2024-06-25T08:46:16Z | - |
dc.identifier.uri | https://olympias.lib.uoi.gr/jspui/handle/123456789/38051 | - |
dc.identifier.uri | http://dx.doi.org/10.26268/heal.uoi.17758 | - |
dc.rights | Attribution-NonCommercial-NoDerivs 3.0 United States | * |
dc.rights.uri | http://creativecommons.org/licenses/by-nc-nd/3.0/us/ | * |
dc.subject | Κυκλώματα | el |
dc.subject | Μονάδα | el |
dc.title | Σχεδίαση της αριθμητικής και λογικής μονάδας (ALU) | el |
heal.type | bachelorThesis | - |
heal.type.en | Bachelor thesis | en |
heal.type.el | Προπτυχιακή/Διπλωματική εργασία | el |
heal.classification | Ψηφιακά κυκλώματα | - |
heal.classification | Αριθμητική μονάδα | - |
heal.classification | Λογική μονάδα | - |
heal.dateAvailable | 2024-06-25T08:47:16Z | - |
heal.language | el | - |
heal.access | free | - |
heal.recordProvider | Πανεπιστήμιο Ιωαννίνων. Σχολή Πληροφορικής και Τηλεπικοινωνιών. Τμήμα Πληροφορικής και Τηλεπικοινωνιών | el |
heal.publicationDate | 2022 | - |
heal.bibliographicCitation | Βιβλιογραφία: 97 - 98 | el |
heal.abstract | Σκοπός της εν λόγω πτυχιακής εργασίας είναι η σχεδίαση και η κατασκευή της αριθμητικής και λογικής μονάδας 32 μπιτ. Ο σχεδιασμός της μονάδας υλοποιήθηκε στο πρόγραμμα Intel Quartus Prime Lite Edition. Η εν λόγω μονάδα που σχεδιάστηκε πραγματοποιεί αριθμητικές πράξεις, όπως πρόσθεση, αφαίρεση, πολλαπλασιασμό, διαίρεση, καθώς και λογικές πράξεις ANDκαι OR. Αρκετά από τα κυκλώματα της μονάδας δημιουργήθηκαν σχηματικά, ενώ κάποια άλλα λόγω πολυπλοκότητας υλοποιήθηκαν με την γλώσσα περιγραφής υλικού VHDL. Στα κεφάλαια της πτυχιακής εργασίας που θα ακολουθήσουν θα αναλύσουμε όλα τα κυκλώματα που υλοποιήσαμε καθώς και τις σχετικές εξομοιώσεις προκειμένου να εξετάσουμε αν τα κυκλώματα μας λειτουργούν σωστά. Με το πέρας της υλοποίησης της εργασίας κατανοήσαμε καλύτερα την σχεδίαση των ψηφιακών κυκλωμάτων καθώς εξοικειωθήκαμε με το πρόγραμμα Intel Quartus και με την γλώσσα VHDL. Τέλος, θα αναφερθούμε στις δυσκολίες που αντιμετωπίσαμε καθώς και σε μελλοντικές βελτιώσεις αυτής. | el |
heal.abstract | The purpose of this thesis is to design and construct a 32-bit arithmetic and logic unit. The unit was designed in the Intel Quartus Prime Lite Edition program. The designed unit performs arithmetic operations such as addition, subtraction, multiplication, division as well as logical operations ANDand OR. Several of the unit’s circuits were created schematically, while others due to their complexity were implemented with the VHDL hardware description language. In the chapters of the thesis that will follow we will analyze all the circuits we have implemented as well as, the relevant simulations in order to examine if our circuits work properly. By completing theproject we were able to understandbetter the design of digital circuits as we became familiar with the Intel Quartus program and the VHDL language. Finally, we will make reference to difficulties faced as well as future improvements of the implementation. | en |
heal.advisorName | Βαρτζιώτης, Φώτιος | el |
heal.committeeMemberName | Μαργαρίτη, Σπυριδούλα | el |
heal.committeeMemberName | Στεργίου, Ελευθέριος | el |
heal.academicPublisher | Τμήμα Πληροφορικής και Τηλεπικοινωνιών | el |
heal.academicPublisherID | uoi | - |
heal.numberOfPages | 98 σ. | - |
heal.fullTextAvailability | true | - |
Appears in Collections: | Μεταπτυχιακές εργασίες Τμ. Μηχανικών Πληροφορικής Τ.Ε |
Files in This Item:
File | Description | Size | Format | |
---|---|---|---|---|
ΚΟΣΚΙΝΑΣ ΕΥΑΓΓΕΛΟΣ - ΠΛΗΡΟΦΟΡΙΚΗΣ.pdf | 2.99 MB | Adobe PDF | View/Open |
This item is licensed under a Creative Commons License